RSS
 

ВЫЧИСЛИТЕЛЬНАЯ СИСТЕМА С ВНЕКРИСТАЛЬНЫМ МАЖОРИТИРОВАНИЕМ И ВНУТРИКРИСТАЛЬНЫМ ДУБЛИРОВАНИЕМ

13.05 2015
Comments off
Дата публикации: 
10.10.2014
Номер модели: 
146542
Класс МПК: 
Адрес для переписки: 
170042, г. Тверь, б-р Гусева, 31, корп. 1, кв. 89, Викторову Дмитрию Сергеевичу
Формула полезной модели: 

Вычислительная система с внекристальным мажоритированием и внутрикристальным дублированием, отличающаяся от известных тем, что содержит три конфигурируемых процессора, в кристаллах которых синтезированы по два внутренних канала обработки информации, по одной схеме сравнения и по одному коммутатору, вне кристалла расположены: три мажоритарных элемента, конфигурационное ПЗУ, устройство загрузки конфигурации, три входа загрузки конфигурации, вход данных, три выхода данных, причём вход данных соединён с входами первого - второго внутренних каналов обработки информации первого - третьего конфигурируемых процессоров, выходы первого - второго внутреннего канала обработки информации первого конфигурируемого процессора соединены с первым - вторым входами схемы сравнения первого конфигурируемого процессора, кроме того, выход первого внутреннего канала обработки информации первого конфигурируемого процессора соединён с входом А коммутатора первого конфигурируемого процессора, в свою очередь выход схемы сравнения соединён со входом логических условий коммутатора первого конфигурируемого процессора, выходы первого - второго внутреннего канала обработки информации второго конфигурируемого процессора соединены с первым - вторым входами схемы сравнения второго конфигурируемого процессора, кроме того, выход первого внутреннего канала обработки информации второго конфигурируемого процессора соединён с входом А коммутатора второго конфигурируемого процессора, в свою очередь выход схемы сравнения соединён со входом логических условий коммутатора второго конфигурируемого процессора, выходы первого - второго внутреннего канала обработки информации третьего конфигурируемого процессора соединены с первым - вторым входами схемы сравнения третьего конфигурируемого процессора, кроме того, выход первого внутреннего канала обработки информации третьего конфигурируемого процессора соединён с входом А коммутатора третьего конфигурируемого процессора, в свою очередь выход схемы сравнения соединён со входом логических условий коммутатора третьего конфигурируемого процессора, выход коммутатора первого конфигурируемого процессора соединён со вторым входом первого мажоритарного элемента, третьим входом второго мажоритарного элемента и третьим входом третьего мажоритарного элемента; выход коммутатора второго конфигурируемого процессора соединён с третьим входом первого мажоритарного элемента, вторым входом второго мажоритарного элемента и первым входом третьего мажоритарного элемента; выход коммутатора третьего конфигурируемого процессора соединён с первым входом первого мажоритарного элемента, первым входом второго мажоритарного элемента и вторым входом третьего мажоритарного элемента, выход первого мажоритарного элемента соединён с первым выходом данных, выход второго мажоритарного элемента соединён со вторым выходом данных, выход третьего мажоритарного элемента соединён с третьим выходом данных, выход ПЗУ конфигурации соединён с входом устройства загрузки конфигурации, выход устройства загрузки конфигурации соединён с первым - третьим входами загрузки конфигурации первого - третьего конфигурируемых процессоров соответственно.