Изобретение относится к области обработки цифровых данных. Заявлен способ временной синхронизации работы вычислительной системы с реконфигурируемой архитектурой, в котором устройство управления, блок выборки инструкций, арифметико-логическое устройство выполняют операции, на которых формируют для набора лексем дескрипторы, получают упорядоченный выбор дескрипторов лексем из сформированного на предшествующем этапе множества дескрипторов, разрабатывают новые структуры спецификации программы с детализацией до операций/функций, проверяют эквивалентности текстовой спецификации программы задачи и ее представления новыми структурами спецификации, определяют для операторов новой спецификации значения приоритетов, формируют множества операторов-претендентов на начало выполнения в момент времени, назначают оператора для реализации на свободный процессор, разрабатывают текстовые спецификации нитей параллельной программы с временной параметризацией, оценивают корректность результатов параллельного решения задачи с временной параметризацией. Техническим результатом является снижение времени решения задачи вычислительной системой за счет временной синхронизации работы вычислительной системы с реконфигурируемой архитектурой. 1 ил.
СПОСОБ ВРЕМЕННОЙ СИНХРОНИЗАЦИИ РАБОТЫ ВЫЧИСЛИТЕЛЬНОЙ СИСТЕМЫ С РЕКОНФИГУРИРУЕМОЙ АРХИТЕКТУРОЙ
04.06
2024
Дата публикации:
28.05.2024
Номер изобретения:
2820034
Класс МПК:
Адрес для переписки:
170100, г. Тверь , ул. Жигарева, 50, Военная академия ВКО им. Г.К. Жукова, начальнику академии Семенову А.Г.
Реферат: